標題:
關(guān)于TTL電路實際應(yīng)用問題
[打印本頁]
作者:
小優(yōu)優(yōu)
時間:
2019-12-18 10:34
標題:
關(guān)于TTL電路實際應(yīng)用問題
51hei圖片20191218102821.png
(39.85 KB, 下載次數(shù): 50)
下載附件
2019-12-18 10:28 上傳
上圖是我的仿真圖沒問題,但在實際焊板時出現(xiàn)中間電平的問題。
實際焊板,在一連串的TTL邏輯芯片處理后,邏輯芯片輸出為2.2V,也就是不高不低的電平;然后經(jīng)由反饋到DQ觸發(fā)器后,觸發(fā)器呈現(xiàn)Q=Q非=2.2V的結(jié)果。請問這大概是什么問題引起的,以及有哪些解決方案?
作者:
csmyldl
時間:
2019-12-18 12:06
檢查芯片的帶負載能力是否滿足
作者:
k455619
時間:
2019-12-18 17:53
看下供電是不是夠,
作者:
rayin
時間:
2024-12-1 09:25
這個線路看起來眼花繚亂的的, 出現(xiàn)2.2v就是5V的中間電平, 邏輯ic是沒辦法判定是高低的那一種. 要查一下實際線路有沒有虛焊的, 短路的. 未用到的Input端口要接地, 為用到的Out端口要NC.
作者:
xianfajushi
時間:
2024-12-1 10:24
用什么儀表測量?最好用示波器觀察與測量
作者:
tt2016
時間:
2024-12-1 12:29
成品是畫的PCB然后焊接的嗎?還是說搭棚焊的?如果不是PCB還是檢查下焊接的有沒有問題,線路有沒有焊錯
作者:
lzts88
時間:
2024-12-1 13:35
有一種可能是測到脈沖信號了?聪掠袘铱盏妮斎肽_嗎?有就接個1K電阻下地再測
作者:
wjfw
時間:
2024-12-1 22:00
關(guān)鍵點加上拉,下拉電阻應(yīng)該就可以了
作者:
frank_tw
時間:
2024-12-2 02:39
檢查U1 74LS175N VCC and GND腳
作者:
老頑童4321
時間:
2024-12-5 16:12
TTL標準輸出高電平應(yīng)該是3.6V,如果是2.2V,請使用示波器檢測是否為脈沖?普通萬用表測量結(jié)果可以理解為平均值
歡迎光臨 (http://www.torrancerestoration.com/bbs/)
Powered by Discuz! X3.1