標(biāo)題: JD642時鐘設(shè)計 [打印本頁]

作者: 51黑專家    時間: 2016-5-10 04:22
標(biāo)題: JD642時鐘設(shè)計
  因為時鐘為高易失效元件,所以對系統(tǒng)能造成致命影響的晶體或晶振用的越少越好,合理的時鐘優(yōu)化可以很大的提高系統(tǒng)的可靠性。
  整個系統(tǒng)時鐘需求如下:
  1)50M晶振為DSP提供系統(tǒng)時鐘,同時為CPLD提供主時鐘。CPLD由此50M時鐘源產(chǎn)生兩路25M時鐘分別送到ICS512(為DSP提供EMIF所需的133M時鐘)和網(wǎng)絡(luò)接口芯片LXT971。
  2)串口擴展芯片16C2550使用11.0592M晶體。
  3)視頻輸入芯片TVP5150使用14.31818M晶體。
  4)視頻輸出芯片SAA7105使用27M基頻晶體。



  因為CPLD距DSP較遠(yuǎn),50M時鐘走線較長,經(jīng)仿真使用50歐終端并聯(lián)匹配,匹配電阻靠近DSP時鐘管腳(時鐘線遠(yuǎn)端)輸入端,50M時鐘線使用10mil寬度,P片厚度為8mil(阻抗接近50歐)。(因為遠(yuǎn)端信號會比近端好,而DSP對時鐘占空比要求相對CPLD要高,所以把DSP放在遠(yuǎn)端,CPLD緊靠近時鐘--50M晶振在CPLD下方。因為DSP時鐘和CPLD時鐘相位沒有要求,所以布線可以長一些,有終端匹配的話信號會沒有問題的。)                                                                                                                    





歡迎光臨 (http://www.torrancerestoration.com/bbs/) Powered by Discuz! X3.1