找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 2146|回復: 3
打印 上一主題 下一主題
收起左側(cè)

mos管的疑問

[復制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
ID:236312 發(fā)表于 2017-12-17 22:02 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最后由 1226199801 于 2017-12-17 22:10 編輯

Q2是n-mos管,封裝模式,有幾點不明白。兩張圖片,兩個mos管接法,那種對?我知道導通的情況要Ug>Us.
1、當1腳為5v時,3腳為什為3.3v? mos管導通不是1和3角應該相同電壓嗎?
2、當1為0v都變?yōu)?,這點沒問題。

YTM6F}JOQK_A}YNM$PDX]DJ.png (219.1 KB, 下載次數(shù): 50)

小板對應的原理圖

小板對應的原理圖

@9D}UXS}~9HVAS59{O63F@4.png (24.01 KB, 下載次數(shù): 38)

網(wǎng)上搜的

網(wǎng)上搜的
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復

使用道具 舉報

沙發(fā)
ID:155507 發(fā)表于 2017-12-18 00:18 | 只看該作者
  在電平轉(zhuǎn)換器的操作中要考慮下面的三種狀態(tài):

  1 沒有器件下拉總線線路!暗碗妷骸辈糠值目偩線路通過上拉電阻R3 上拉至3.3V。 MOS-FET 管的門極(2腳)和源極(3腳)都是3.3V, 所以它的VGS 低于閥值電壓,MOS-FET 管不導通。這就允許“高電壓”部分的總線線路通過它的上拉電阻R1 拉到5V。 此時兩部分的總線線路都是高電平,只是電壓電平不同。

  2 一個3.3V 器件下拉總線線路到低電平。MOS-FET 管的源極(3腳)也變成低電平,而門極(2腳)是3.3V。 VGS上升高于閥值,MOS-FET 管開始導通。然后“高電壓”部分的總線線路通過導通的MOS-FET管被3.3V 器件下拉到低電平。此時,兩部分的總線線路都是低電平,而且電壓電平相同。

  3 一個5V 的器件下拉總線線路到低電平。MOS-FET 管的漏極(1腳)基底二極管“低電壓”部分被下拉直到VGS 超過閥值,MOS-FET 管開始導通!暗碗妷骸辈糠值目偩線路通過導通的MOS-FET 管被5V 的器件進一步下拉到低電平。此時,兩部分的總線線路都是低電平,而且電壓電平相同。

  這三種狀態(tài)顯示了邏輯電平在總線系統(tǒng)的兩個方向上傳輸,與驅(qū)動的部分無關(guān)。狀態(tài)1 執(zhí)行了電平轉(zhuǎn)換功能。狀態(tài)2 和3 按照I2C 總線規(guī)范的要求在兩部分的總線線路之間實現(xiàn)“線與”的功能。
回復

使用道具 舉報

板凳
ID:236312 發(fā)表于 2017-12-18 16:19 | 只看該作者
angmall 發(fā)表于 2017-12-18 00:18
  在電平轉(zhuǎn)換器的操作中要考慮下面的三種狀態(tài):

  1 沒有器件下拉總線線路!暗碗妷骸辈糠值目偩線 ...

MOS-FET 管的漏極(1腳)基底二極管“低電壓”部分被下拉直到VGS 超過閥值,MOS-FET 管開始導通。

這一句不太理解,漏極的電壓被下拉會逐漸將Us電壓下拉直到達到導通條件?
回復

使用道具 舉報

地板
ID:155507 發(fā)表于 2017-12-18 22:01 | 只看該作者
門極(2腳)是3.3V, 漏極的電壓被下拉會逐漸將Us電壓下拉直到達到導通條件, VGS 超過閥值, 導通的情況是Ug>Us.
回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

手機版|小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術(shù)交流QQ群281945664

Powered by 單片機教程網(wǎng)

快速回復 返回頂部 返回列表