CMOS器件引腳由N溝道和P溝道場(chǎng)效應(yīng)管,通常在一個(gè)時(shí)刻,只有一個(gè)管子是開(kāi)通的,但是,有一個(gè)非常短的時(shí)間轉(zhuǎn)換期,這兩種管子都會(huì)部分導(dǎo)通,在一個(gè)管子關(guān)閉而另一個(gè)開(kāi)啟的時(shí)候。一個(gè)沒(méi)有端接的輸入口可能振蕩或在一個(gè)中間電平上浮動(dòng),導(dǎo)致所有場(chǎng)效應(yīng)管設(shè)備都將在一個(gè)微導(dǎo)通的狀態(tài),導(dǎo)致了管子的損耗,增加了噪聲,并要消耗額外的電源電流。
(Input Only)輸入專用管腳
使用上拉或下拉電阻,將每個(gè)未使用的引腳拉到VSS或VDD,這是推薦的使用方法
捆綁在一起,并用單個(gè)電阻上拉/下拉到VDD或地,節(jié)省元件數(shù)量和成本,但是這減少了減少的靈活性。
1.jpg (24.65 KB, 下載次數(shù): 45)
下載附件
2018-8-5 18:48 上傳
2.jpg (26.22 KB, 下載次數(shù): 49)
下載附件
2018-8-5 18:54 上傳
(Input/Output)輸入/輸出引腳
每個(gè)引腳的下拉一個(gè)電阻到地(VSS)。
幾個(gè)引腳連下拉同一個(gè)電阻到地(VSS)。
不連接的針腳,軟件程序配置IO口為輸出口,并將它們?cè)O(shè)置為輸出低。
連接一個(gè)電阻到Vss,軟件程序配置IO口為輸出低。
直接連接到地,軟件程序把端口配置成高阻抗輸入口,設(shè)置寄存器為輸出低狀態(tài)。
注意這將引發(fā)雙發(fā)失誤導(dǎo)致的問(wèn)題(引腳從輸入到輸出的變化,輸出從低到高狀態(tài)變化)。風(fēng)險(xiǎn)在于上圖。
最后,覺(jué)得還是每個(gè)電阻接到地比較安全。
|