MS90C104 ——+3.3V 175MHz 的 30bit 平板顯示器(FPD)LVDS 信號接收器 功能概述 MS90C104 芯片能夠?qū)?5 通道的低壓差分信號(LVDS)轉(zhuǎn)換成 35bit 的 TTL 數(shù)據(jù)。時鐘 通道經(jīng)過鎖相之后與數(shù)據(jù)通道并行輸出。在時鐘頻率為 175MHz 時,30bit 的 RGB 數(shù)據(jù)、3bit 的 LCD 時序數(shù)據(jù)和 2bit 的控制數(shù)據(jù)以 1225Mbps 的速率在每個 LVDS 數(shù)據(jù)通道中傳輸。輸入 時鐘頻率為 175MHz 時,數(shù)據(jù)的傳輸速率為 765.6Mbytes/sec。此款芯片是解決高帶寬、高 速 TTL 信號層面的電磁干擾和電纜長度問題的理想產(chǎn)品。 特點 n l 頻率范圍:8-175MHz 時鐘信號 n l 較少的總線減少了連線尺寸和費用 n l 供電電源 3.3V n l 低功耗模式 n l 支持 VGA、SVGA、XGA、SXGA n l 6.125Gbps 數(shù)據(jù)吞吐量 n l 765.6Megabytes/sec 帶寬 n l 減小 LVDS 擺幅來減小電磁干擾(300mV LVDS 擺幅) n l PLL 不需要外部結(jié)構(gòu) n l 遵循 TIA/EIA-644 LVDS 標(biāo)準(zhǔn) n l TQFP64 封裝
|