|
本文應(yīng)該昨天就貼出來(lái)的,由于我寫完后,有點(diǎn)急事,忘了,對(duì)不起咯,現(xiàn)在也不遲嗎,里面那個(gè)問(wèn)題我現(xiàn)在還沒有解決,不知誰(shuí)能幫忙解決下哈。
今天我們電賽指導(dǎo)老師不在實(shí)驗(yàn)室,也不在辦公室,自己想退出比賽的事準(zhǔn)備明天跟他說(shuō)。接下來(lái)的40天我準(zhǔn)備這么計(jì)劃,上午學(xué)硬件——模擬電路,下午加晚上學(xué)習(xí)ARM,并且堅(jiān)持寫筆記,堅(jiān)持做到圖文并茂,今天上午我和楊同學(xué)一起去找了下陳老師,讓他看了我們畫的PCB,他說(shuō)了很多關(guān)于制版時(shí)應(yīng)該注意的事項(xiàng),自然學(xué)到了不少東西。后來(lái)我所在的辦公室【是李老師介紹我暑假進(jìn)去】里面有一個(gè)研究生問(wèn)了很多關(guān)于ARM的東西,由于她是計(jì)科的,所以很多關(guān)于最基本的電路連接圖我都一一詳細(xì)給她講清楚,呵呵,她這才明白前面兩個(gè)月學(xué)ARM白費(fèi)的時(shí)間挺多的。
我上午幾乎沒怎么看硬件,就是用ORCAD仿真了一個(gè)晶體管的放大電路,電路圖如下:
其輸入輸出的波形圖如下:

在仿真這個(gè)波形的時(shí)候,我發(fā)現(xiàn)當(dāng)R1為100K時(shí),輸出的波形【即黃色的波形】的峰谷會(huì)出現(xiàn)失真,奇怪啊,為什么會(huì)這樣呢,書上明明說(shuō)這不會(huì)出現(xiàn)失真的,當(dāng)我仔細(xì)分析一下時(shí),恍然大悟,原來(lái)是管子發(fā)生了飽和,于是我試著改集電極電源,改為30V,發(fā)現(xiàn)還是那樣,唉,自己也真笨的,只把電源改大,是沒有用的,因?yàn)樗c電源的大小無(wú)關(guān)的,只能改兩個(gè)地方,要么就是把輸入電壓的峰值改小點(diǎn),小到什么程度呢,這是要通過(guò)計(jì)算的,因?yàn)槿龢O管基級(jí)的直流電壓約為V1*R2/(R2+R1)=2.6V左右,而它的放大倍數(shù)是R4/R3=5,如果加上一個(gè)小信號(hào)大于0.6V【晶體管的Vbe】,那么流入基級(jí)電壓的峰值必然會(huì)大于2.6V,那么集電極的電壓會(huì)大于2.6*5=15,這樣一來(lái),管子會(huì)出現(xiàn)飽和失真,于是我把R1改為150K,呵呵,搞定?墒俏移婀值氖牵瑸槭裁此姆糯蟊稊(shù)比4大一點(diǎn)呢,而不是5,后面的負(fù)載的功率我沒有設(shè),目前還不知道怎么設(shè),我從它的參數(shù)里面看得出它的功率是0W的,百思不得其解,我想可能是這個(gè)原因,因?yàn)槿绻β实,那么流過(guò)的電流一定,電壓也就一定啦,因?yàn)閁=P/I,后來(lái)我把電阻改大點(diǎn),發(fā)現(xiàn)電壓峰值接近于5V,4.6,4.7樣子,不過(guò)自己還是不會(huì)怎么對(duì)電阻進(jìn)行功率設(shè)置。以上僅僅是我的分析,逼人學(xué)識(shí)淺薄,希望網(wǎng)友們能指點(diǎn)指點(diǎn)。謝謝!
|
|