找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 11951|回復(fù): 1
收起左側(cè)

ORCAD 原理圖設(shè)計(jì)規(guī)范

[復(fù)制鏈接]
ID:90228 發(fā)表于 2015-9-29 19:23 | 顯示全部樓層 |閱讀模式

一、原理圖的構(gòu)成
原理圖分為“封面、方框圖、注解信息、圖紙、電源管理及時(shí)序、版本升級記錄”六個(gè)部分,所有的原理圖都必須包括這六個(gè)部分。


1、封面
原理圖的封面重點(diǎn)描述各張圖紙的功能,對功能的描述要完整、簡明扼要。此外,封面應(yīng)包括如下內(nèi)容:
1.1版權(quán)聲明標(biāo)準(zhǔn)信息,必須在每頁Titleblock都有;”PROPERTYNOTE:thisdocumentcontainsInformationconfidentialandpropertytoTopstarandshallnotbereproducedortransferredtootherdocumentsordisclosedtoothersorusedforanypurposeotherthanthatforwhichitwasobtainedwithouttheexpressedwrittenconsentofTopstar”1.2產(chǎn)品名稱;
1.3原理圖對應(yīng)的PCB版本號,如“Ver:A”;1.4Design或Officialrelease的時(shí)間;
1.5功能模塊內(nèi)容及其對應(yīng)的圖紙頁碼表格;1.6設(shè)計(jì)、檢查和批核人員的簽名和簽署日期;

2、方框圖
方框圖是用來簡述設(shè)計(jì)的基本原理,同時(shí)描述各張圖紙的功能,對功能的描述要簡明扼要,任外重點(diǎn)描述各個(gè)功能模塊之間的關(guān)系,包括如下內(nèi)容:2.1簡單的功能模塊示意圖;
2.2用連接線和文字說明來描述模塊之間的主要連接關(guān)系;2.3各個(gè)功能塊所在的圖紙頁碼;2.4各個(gè)功能模塊工作電源。
2.5電源部分方框圖反映各個(gè)電源之間的生成關(guān)系。
3、注解信息
注解信息著重羅列了電源類型和地址信息,包括如下內(nèi)容:3.1所有電源列表;3.2ACPI電源狀態(tài);
3.3SMBUS設(shè)備和地址分布;
3.4PCI設(shè)備和設(shè)備號、設(shè)備的IDSEL#、中斷、仲裁等相關(guān)信息列表;3.5喚醒事件列表;
3.6其他的讀圖補(bǔ)充信息。

4、圖紙
原理圖的圖紙部分是電路實(shí)現(xiàn)的具體方案,圖紙的繪制應(yīng)盡量美觀,模塊編排和分類清晰、可讀性好、便于重復(fù)使用、風(fēng)格統(tǒng)一。相關(guān)的元件盡量放在一張圖上,能連線的盡量連線,盡量減少互連線的交叉,如果需要交叉才能連接的則用網(wǎng)絡(luò)名稱相連。圖紙部分通常包括若干頁的電路圖,每頁都有以下部分內(nèi)容:
4.1從標(biāo)準(zhǔn)庫提取的元器件,元件編號,vaule和footprint以及option屬性。4.2信號線、信號線名即網(wǎng)絡(luò)名。4.3信號線之間連接的節(jié)點(diǎn)。4.4.Layout特殊要求
1)元件擺放位置要求,設(shè)計(jì)環(huán)節(jié)為了保證設(shè)計(jì)初衷的落實(shí),對相關(guān)環(huán)節(jié)的要求應(yīng)該以文字形式表達(dá)出來。
2)對于電流不小于50mA的網(wǎng)絡(luò)一定要標(biāo)明電流大小,如:14.7Amp,以方便CAD布局、布線和規(guī)定線寬。特殊線寬要求,需要標(biāo)注。
3)信號的上拉下拉電阻、濾波電容等,盡量與相應(yīng)的器件放在同一張圖上,以方便CAD做PCB的布局。
4.5頁間連接器和跨頁連接的相應(yīng)頁號。
4.6TITLEBLOCK部分每頁原理圖的右下方都有TITLEBLOCK部分,所描述的內(nèi)容有:
TITLE:為本頁圖紙的主要功能;
OrganizationName:Topstar;
DocumentNumber:填寫產(chǎn)品名稱;Designer:圖紙的作者;REV:圖紙版本號;
DATE:是圖紙的Design或OfficialRelease時(shí)間;TitleBlock:Topstartitle;
本TitleBlock在Symbol庫中已經(jīng)作為一個(gè)元件來處理了,名字為topstar_title,工程師只要在Orcad-Option-Design-Template…-TitleBlock中按上面的設(shè)置,即可以在以后所有的新開的圖紙中自動產(chǎn)生標(biāo)準(zhǔn)的TitleBlock。4.7標(biāo)注,標(biāo)注有文字,圖形和列表等


5、電源管理及時(shí)序
包括Clockdistribution、PowerOnSequence&ResetMap、PowerOn/OffTiming、ACPIModeswitchtimings.
ClockDistribution應(yīng)包含原理圖中所有Clock的分布,應(yīng)標(biāo)明源端和終端及p連線關(guān)系,需要Crystal的芯片應(yīng)該標(biāo)明Crystal的工作頻率。
PowerOnSequence&ResetMap應(yīng)該指明各個(gè)模塊或芯片的上電時(shí)序關(guān)系,從總體上描述了各個(gè)芯片和電源的上電要求。
PowerON/OffTiming包括AdapterMode和BatteryMode下的上電和關(guān)機(jī)時(shí)序,方便EC的編程和系統(tǒng)的Debug。
ACPIModeswitchtimings指出了系統(tǒng)滿足ACPI協(xié)議需要做出的時(shí)序要求。如S0->S3->S0,C0->C2->C3->C0。


6、版本升級記錄
版本升級記錄包括從VerA開始的所有版本升級,也包括從“參考設(shè)計(jì)圖”改造為VerB圖紙時(shí)的更改記錄。在原理圖的末尾部分,應(yīng)有單獨(dú)的若干頁是“版本升級記錄”,內(nèi)容包括:發(fā)現(xiàn)什么問題(問題的現(xiàn)象、根源),在某一頁上修改了什麼,以利于檢查和產(chǎn)品的更新。


二、原理圖設(shè)計(jì)
1.、原理圖設(shè)計(jì)軟件
要求電子原理圖一律采用ORCAD10.2CIS作為原理圖設(shè)計(jì)工具,工程師不得采用其他軟件來做項(xiàng)目原理圖設(shè)計(jì)。
圖片
2.、原理圖頁面設(shè)置
SCHEMATIC圖紙的幅面不做特殊規(guī)定,我們建議不要用大于C號圖紙的頁面,以免打印出來的圖形和文本太小。并要求工程師在不必要的情況下,不要自定義(CUSTOMER)圖紙尺寸。要求原理圖設(shè)計(jì)簡潔易懂,功能清晰,易于閱讀。


3、器件選擇,擺放,編號和屬性設(shè)置
3.1要求元?dú)饧仨毴恐苯觼碜杂赿atabase,工程師只能從直接從database中選取元件。如果原理圖來自于其他項(xiàng)目或其他的圖面,必須刪除PARTNUMBER,并且必須采用vaule來再連接一次database.對于標(biāo)準(zhǔn)庫沒有的器件,可先自行描述,并保持partnumber為空,待申請了新料件的PartNumber使標(biāo)準(zhǔn)庫更新后,及時(shí)更改原理圖。設(shè)計(jì)工程師必須在原理設(shè)計(jì)期間對元件選擇準(zhǔn)確把握,元器件必須具備至少三個(gè)個(gè)特征要素,即:插裝位置(PartReference)和標(biāo)稱值(Value),F(xiàn)ootprint。要求料件插裝位置明確、使用什么物料也是明確的、唯一的,確定的Footprint如:有多種封裝形式的器件,需要明確它的的封裝形式。

3.2元器件件的選用
1)一般情況下,要求工程師不能選用singlesource,如有特殊要求,必須在總體方案設(shè)計(jì)中體現(xiàn)出來,并有采購工程師,工程師部門主管在內(nèi)四個(gè)以上的工程師討論決定。
2)在CIS庫中選擇器件,要求選用通用的,價(jià)格便宜滿足性能要求的器件,connector必須在通用connetor庫中選擇,并盡量選用公用的connector。
3)普通的磁片電容,一般選擇10V、25V兩個(gè)電壓等級的,一般情況下,不得選用其他電壓等級的電容,選用X7R,X5R,Y5V三種材質(zhì)。
4)選擇能滿足我們性能要求的,不要選用那些有更高性能,但有更高成本的器件。并使元件的種類盡量作到最少。3.3元件符號規(guī)則與管理
1)申建的原理圖符號命名符合原理圖符號命名規(guī)則,元器件符號的名稱(NAME)將作為RD_CIS元器件信息庫與OrCAD中元件庫相關(guān)連的關(guān)鍵字段。對新的元器件符號應(yīng)在TOP_DEVICE.OLB(在研發(fā)部服務(wù)器上)文件中創(chuàng)建,原理圖符號命名規(guī)則,并且在申請PartNumber時(shí)SymbolNAME一欄中一定要填寫這個(gè)名字,否則將鏈接失敗,元器件將沒有所需的信息,而無法從database中調(diào)用該元件。
2)元器件庫(PartLibrary)的PART定義,包括:每一PIN的管腳編號輸入輸出屬性、電平范圍等,應(yīng)嚴(yán)格按供應(yīng)商提供的規(guī)格書(DATASHEET)正確定義,與規(guī)格書上的PINnumber與PINname一一對應(yīng)。PINnumber在符號上排列順序,對功能單一的,在48PIN以下的原理圖符號,PINnumber排列按number順序排列,對多功能的以及48PIN以上的,PIN可按功能來排列,把相同功能的PIN排在一起,按內(nèi)部功能編號排列。
3)對于元件符號的外觀要盡量按器件的物理外形來設(shè)計(jì),尤其是connector,必須在原理圖符號上表現(xiàn)出事物的外型輪廓,以便提高符號的可讀性和避免設(shè)計(jì)出錯(cuò)。4)元器件符號的管腳編號的定義與Allegro的器件庫的管腳編號一致,管腳的功能名稱與管腳編號要一致。
5)在元件庫(PartLibrary)添加一個(gè)元件時(shí),盡量采用標(biāo)準(zhǔn)元件符號(Symbol)

禁止對電容、電阻、二極管、三極管等因NAME或VALUE不同而添加符號。6)原理圖上,除了EMC需要的建在SYSTEMBOM中的物料外,其他在PCBA制作的,以及實(shí)現(xiàn)結(jié)構(gòu)要求,都必須在原理圖上得到體現(xiàn)。
7)原理圖中使用的元件只要是CIS元件信息庫里有的器件必須從CIS庫里調(diào)用(包括Sponge,PVC,RTCBattery,PCB,螺絲孔、調(diào)試點(diǎn),EMI點(diǎn)等輔助料件)3.4CIS庫的配置1)一般情況下,要求所有的工程師直接使用配置SIS庫標(biāo)準(zhǔn)配置選項(xiàng),所有工程師在“\控制面板\性能與維護(hù)\管理工具\(yùn)ODBC\系統(tǒng)DSN”中直接選擇CIS庫中PART_DATABASE.MDB文件,在ORCAD下CISconfiguration下,直接選擇CIS庫文件夾下選擇PART_DATABASE.DBC,不需要做其他設(shè)置改動。
2)在原理圖繪制的時(shí)候,直接使用TOP_DEVICE庫,也可以使用place菜單從database連接到我們TOP_DEVICE來選擇元?dú)饧。如果直接用TOP_DEVICE庫來放置元件,必須再連接一次database,以得到元件的其他參數(shù)屬性。
3)原理圖電源和地符號,電源統(tǒng)一采用圓形的電源符號,不得隨意采用其他符號。地符號采用電源地和信號地,特別要求的地方,可以采用大地符號。對于用來顯示在那些頁有此電源的,采用off_page中的的電源符號。
3.5元件信息和partreference編號
3.5.1原理圖中,元件必須顯示PARTREFERENCE,VAULE,FOOTPRINT以
及option信息。如果沒有option設(shè)置,則不需要顯示option屬性。
3.5.2對不同類型的元件,采用不同的partreference,需要遵循如下規(guī)則:
電容
C?:(磁片電容、電解電容)CN?:(排容)
CT?:(鉭電容)電阻R?:(普通電阻)RN?:(排阻)RT?:(熱敏電阻)
感性器件
L?:(疊層電感、功率、繞線電感)FB?:(磁珠)T?:(變壓器)CHK?:(CommonModeChock)二極管
D?:(開關(guān)、肖特基二極管)LED?:(發(fā)光二極管)Z?:(穩(wěn)壓二級管)三極管與MOSFET:Q?:(三極管與mosfet)Regulator:U?:(Regulator)Chip:U?:(Chip)Crystal:Y?:(Crystal)Fuse:F?:(FUSE)Connector:
Socket?:(平面形插孔)Slot?:(長條形插槽)Button?:(按鈕)

Switch?:(撥動開關(guān))IDE?:(IDE接口)USB?:USB接口Conn?:(W2B、B2B、FPC等)Jack?:(DCJack、AudioJack等)DBport?:(DB接口)
注:其它沒有提及的,按功能命名。ESD
ESD?:(所有與ESDGuard相關(guān)的器件)Misc
Gasket?:(EMI導(dǎo)電膠布)Cable?:(導(dǎo)線)PVC?:(防短路貼紙)Glue?:(固定粘塊)Screw?:(螺絲)BOSS?:(螺柱)Model?:(電子模組)Lable?:
注:其它沒有提及的,按功能命名。PCB
PCB?:(所有PCB)DesignPointTP?:(測試點(diǎn))EMI?:(EMI調(diào)試點(diǎn))J?(電路開路短路調(diào)試點(diǎn))電源調(diào)試點(diǎn)根據(jù)具體的電源來命名。
3.5.3電源部分使用的器件,在partreference前加“P”,表明是屬于是屬于電源
部分的元?dú)饧,對其他?dú)立小板和有獨(dú)立設(shè)計(jì)需求的,可以根據(jù)需要在前加上一個(gè)字符,以便于原理圖可以獨(dú)立設(shè)計(jì),然后和圖而partreference而不產(chǎn)生重碼.
3.5.4在開始進(jìn)行元?dú)饧䅟artreference時(shí),采用ORCAD自帶的功能,按圖的
順序,partreference按小到到大排列順序,不能有partreference重。在一旦傳網(wǎng)表后,則已經(jīng)有partreference編號的器件,不能再改變其編號,一個(gè)已經(jīng)編號的partreference,因?yàn)樵粍h除,其留下的partreference也不能被新加入的元件使用。在LAYOUT完成后,工程師需要從GERBERfile文件中,把partreference更新到原理圖中。3.6Option屬性
須設(shè)置需要作Option器件的Option屬性設(shè)置。即在該器件的屬性里新增一個(gè)名字叫“Option”的Property其Value值來描述該元件應(yīng)在什么情況下安裝。在原理圖設(shè)計(jì)預(yù)留,而不需要安裝的,則直接給option屬性附值”ns”,如磁珠與電感并聯(lián),而僅僅需要裝磁珠時(shí),并聯(lián)的電感則需要增加OPTION屬性,并附值為”ns”;如果是在不同功能中選擇,或功能為可選的,為不同功能選擇的,則option屬性附值“XXX”,例AD1881A是屬于WithAudio時(shí)需要安裝的器件,則為其新增Option的Value值應(yīng)命為AD1881A,如GIGALAN與100M網(wǎng),作成可選的,屬于GIGALAN的元件可寫為”GIGALAN”3.7ROOM屬性
器件的屬性里必須需要新增一個(gè)名字叫“ROOM”的Property其Value值來描述該元件應(yīng)在那個(gè)功能模塊中。每一個(gè)功能模塊命名一個(gè)Room名,Layout工程師根據(jù)Room來Placement元器件。選中器件,在“editproperties…”,“newcolumn”,“name”,寫上Room。對在placement時(shí)需要擺放在一起的,把room的value編為同一個(gè)名字。為了不與軟件其他特征字混淆,所有的value表示為“OCD_xxx”,要求OCD大寫。
每一個(gè)功能模塊必須有一個(gè)ROOM名,也可以有多個(gè),器件在PCB板上擺在相近的位置,要求這些元件都要有一個(gè)相同ROOM名,CAD工程才能根據(jù)ROOM屬性,把同ROOM屬性的元件擺放在一起。沒有要求擺放在一起的,不能使用相同的ROOM名,設(shè)計(jì)工程師必須在原理設(shè)計(jì)期間設(shè)置功能模塊的ROOM名,ROOM命名需要遵循如下規(guī)律:
“OCD_”+“功能模塊名”;“OCD”作為ROOM的特征碼。必須大寫如:OCD_CPUOCD_CPUTEMPOCD_MCHOCD_ICH4OCD_CK408OCD_CLKSSOCD_ECOCD_OVPOCD_DIMM1OCD_DIMM2OCD_AUDIOOCD_ACOCD_USB1OCD_USB2OCD_V1.25SOCD_V1.5SOCD_VCCCore3.9Footprint
1)Footprint是元件的一個(gè)最基本的屬性,在原理圖中必須顯示出來。
2)對一個(gè)功能的器件有幾個(gè)不同的footprint,設(shè)計(jì)工程師必須指定封裝給CAD建footprint.確保原理圖中的footprint與CAD工程師的一致,CAD工程師建立的footprint與工程師指定的縫裝一致。
3)一個(gè)物理包裝的器件,原理圖分為幾個(gè)part,相同的物理包裝,需要采用不同F(xiàn)ootprint名字。一個(gè)器件含兩個(gè)part的,在單個(gè)part命名規(guī)則后面加S,含三個(gè)part的加T,含四個(gè)Part的,加F.如一個(gè)SO8物理包裝的device,僅僅一個(gè)Part,Footprint為SO8_50_150.含兩個(gè)Part的,編為SO8_50_150T.如果不存在相同的物理包裝,但器件分為多個(gè)part,可以不加”S,T,F”之類的識別碼。
3.10Value
VALUE是元件的一個(gè)基本屬性,連接其他屬性的關(guān)鍵字,只能采用DATABASE庫中的,不能改動。如果DATABASE中沒有,則可先自己改變一個(gè)其他元件的值來得到,但必須刪除partnumber屬性值。在加入到database后,再連接一次database.


4.網(wǎng)絡(luò)設(shè)計(jì)
4.1為保證原理圖的網(wǎng)表文件能被CAD工程師準(zhǔn)確的閱讀和理解,要求所有網(wǎng)絡(luò)都要命名一個(gè)網(wǎng)絡(luò)名對每一個(gè)網(wǎng)絡(luò),要求網(wǎng)絡(luò)名是唯一的,不能與不同網(wǎng)絡(luò)的器件使用同一個(gè)網(wǎng)絡(luò)名,也不能一個(gè)網(wǎng)絡(luò)存在兩個(gè)或以上的網(wǎng)絡(luò)名。
4.2設(shè)計(jì)工程師必須在原理設(shè)計(jì)期間對每一個(gè)網(wǎng)絡(luò)選擇合適的網(wǎng)絡(luò)名,網(wǎng)絡(luò)名應(yīng)簡單易懂,方便Layout工程師布線和他人的閱讀,網(wǎng)絡(luò)名至少考慮以下特征要素,即:總線信息、功能信息、電平信息、芯片信息等。原理圖的網(wǎng)絡(luò)名的命名,需要遵循如下規(guī)律:
總線信號表示方法:BUS_Netname[??:??],如H_A#[16:3]低電平有效信號:Netname#
CLOCK信號:CLK_netname,如CLK_ICH66,CLK_LANPCIHOSTBUS信號:H_netname,如H_D#[31:16],H_A20M#PCIEBUS信號:PCIE_netname,如PCIE_RXN0,PCIE_RXP0
MEMORYBUS:在經(jīng)過串連電阻之前的網(wǎng)絡(luò)名為M_netname,如M_DATA0,
M_CLK_DDR0,M_BS0#。經(jīng)過串連電阻之后的網(wǎng)絡(luò)名為M_netname_R,如M_DATA_R0,M_CB_R0
AGPBUS:AGP_netname,如AGP_GAD[31:0],AGP_GSBA[7:0]DVOInterface:DVO_netname,如DVO_CLK,DVO_D[11:0]DACCAHNELAC_netname,
如:DAC_BLUE,DAC_HSYNC,DAC_DDCACLKLVDSinterface:LVDS_netname,
如:LVDS_YAM0,LVDS_CLKAM,LVDS_VDDEN

HUBlink:HUB_netname,如HUB_PD[10:0]V-Link:VLK_netname,如VLK_LAD[7:0]PCIBUS:PCI_netname,
如:PCI_AD0,PCI_C/BE0#,PCI_REQ1#,PCI_FRAME#
PCIIRQ:INT_netname,如INT_PIRQA#,INT_SERIRQ
MIIPHY:MII_netname,如:MII_TXD0,MII_RXD1,MII_TXCLK,MII_RXERPowerManagementsignal:PM_netnam:如:PM_PWRBTN#,PM_PWROK,PM_SLP_S3#AC97link:AC_netname,如AC_BITCLK,AC_RST#,AC_SYNCLPCbus:LPC_netname,如LPC_AD0,LPC_FRAME#
USBport:USB_P?-,USB_P?+,如USB_P1-,USB_P1+,USB_OC0#IDEport:IDE_netname,如IDE_SDD0,IDE_SDIOR#RTCwell:RTC_netname
BIOSdatabus:BIOS_netname,如BIOS_A0,BIOS_D0
電源平面的命名:
+V*.*AL:AlwaysonpowerplaneatS0,S3,S4,S5.Shutoffatmechanicaloff.+V*.*:SuspendpowerplaneatS0,S3,ShutoffatS4,S5,Mechanicaloff.+V*.*S:SystempowerplaneatS0,shutoffatS3,S4,S5,Mechanicaloff.+VCC_core:CPUcorevoltage
其他未提到網(wǎng)絡(luò)命名原則上以能夠表述其功能的盡量簡短明了的單詞或縮寫來表示,名字中只能采用字母,數(shù)字和“_”,“#”,不能使用其他符號,電源則還可以使用“+”,“.”兩個(gè)符號。
4.3對數(shù)字電路部分,每一個(gè)網(wǎng)絡(luò)必須給出唯一的網(wǎng)絡(luò)名,對電源部分電路,可不用
把網(wǎng)絡(luò)名標(biāo)示出來。
4.4對同一個(gè)網(wǎng)絡(luò),不在同一個(gè)頁圖紙的,必須采用相同的網(wǎng)絡(luò)分頁符連接,分頁符
本身就是網(wǎng)絡(luò)名,不能存在分頁符網(wǎng)絡(luò)上同時(shí)存在其他網(wǎng)絡(luò)名。
4.5對于電源網(wǎng)絡(luò),在一頁中,采用電源符號來實(shí)現(xiàn)電源網(wǎng)絡(luò)的標(biāo)示。同時(shí)需要采用
分頁網(wǎng)絡(luò)符來標(biāo)示,以便維修工程師方便查找電源連接到那一頁。
4.6盡量減少網(wǎng)絡(luò)的交叉,如果網(wǎng)絡(luò)需要交叉才能連接,優(yōu)先采用net名的連接方式
進(jìn)行連接而不是采用交叉連接,以免在交叉點(diǎn)出現(xiàn)異常的節(jié)點(diǎn)。
4.7對于在技術(shù)上不能確定的設(shè)計(jì)方案,或一些不了解的技術(shù),需要和各個(gè)相關(guān)部門以及其他工程師以及SE,部門經(jīng)理共同討論決定,在任何原理圖設(shè)計(jì)過程中,不得對自己不清楚的技術(shù),規(guī)則和要求做假設(shè),要求工程師必須清楚是如何工作的,最少要求工程師明白,如何設(shè)計(jì)是不會錯(cuò)的。


5、原理圖標(biāo)注
原理圖在功能上通過元?dú)饧途W(wǎng)絡(luò)來實(shí)現(xiàn)電器連接,還需要標(biāo)注信息幫助理解和使用,便于閱讀與理解
5.1電流信息的標(biāo)注,當(dāng)設(shè)計(jì)要求PCB板上trace的電流超過50mA時(shí),必須在原理圖的線上標(biāo)注電流值,標(biāo)注需要完成,CAD根據(jù)標(biāo)注可以知道線需要做多粗,已確保滿足設(shè)計(jì)要求。
5.2對一些特別要求阻抗的走線,必須明確標(biāo)明每一段走線的阻抗?梢灾苯釉诰上放置文字標(biāo)注,也可以用非電氣連接線引出進(jìn)行標(biāo)注。
5.3對一些不同的元件和不同的接法,會有不同的功能配置的,和要求配置的,必 須在圖中列出配置和對應(yīng)的功能選擇信息。如,配置選擇CPU的外頻等信息
5.4更改原理圖的標(biāo)注,這是非常重要的一部分,新項(xiàng)目來源于其他項(xiàng)目的改動,需要標(biāo)注,把變更的部分用圈圈起來,標(biāo)注改動的原因和內(nèi)容。原理圖評審后的任何更改,需要進(jìn)行標(biāo)注,原理圖第一次發(fā)布后的任何改動,都必須做出標(biāo)注。對不同的版本,用不同的顏色的圈把改動的內(nèi)容圈起來,對任何的改動,都要求采用圈圈起來,并用文字標(biāo)注改動的原因和改動的類容。
5.5其他注意事項(xiàng),對元件位置和排列方式有特別要求的,必須用文字標(biāo)注。


6、原理圖檢查
原理圖檢查的主導(dǎo)思想是:按照產(chǎn)品設(shè)計(jì)要求,檢查邏輯設(shè)計(jì)、接口電平、功耗、所選封裝的正確性。根據(jù)元器件spec(考慮最壞工作情況)和所要求的工作原理和過程,檢查設(shè)計(jì)圖,不放過每一個(gè)可能與spec不符的和與原理不符的疑點(diǎn)。檢查的目的是幫助設(shè)計(jì)者發(fā)現(xiàn)設(shè)計(jì)的不正確和不合理處,通過檢查來保證邏輯設(shè)計(jì)正確性、一致性和以后工作的穩(wěn)定性。對于后續(xù)環(huán)節(jié)來說,能夠減少調(diào)試時(shí)間,增加PilotRun的一次成功率。是TimeToMarket的首要保證,也是Innovation起正面作用的首要保證。
邏輯圖檢查,由設(shè)計(jì)工程師自檢與項(xiàng)目經(jīng)理、經(jīng)理檢查結(jié)合,必須有二人以上檢查。原理圖草圖設(shè)計(jì)完成后,設(shè)計(jì)工程師應(yīng)保證完成以下幾項(xiàng)檢查:檢查每個(gè)功能塊和電路原理是否正確無誤。
6.1ANNOTATE:完成將圖中所有的元件的編號重新排列的工作,產(chǎn)生各張圖紙上信號線頁間連接關(guān)系的標(biāo)注(AddInter-sheetReference)。
6.2CLEANSCHMATIC:主要檢查SCHEMATIC中,線段、連接點(diǎn)、標(biāo)注文字、模塊的輸入輸出、元件等是否有重疊;
6.3ERC(ELECTRICALRULESCHECK):完成電氣特性檢查,如檢查電路圖中有沒有未使用到的元件輸入PIN、未標(biāo)注的連線,或在不可連接的地方進(jìn)行了連接;【注】為保證ERC檢查的正確性,在電路圖中,對器件的輸入、輸出特性的定義一定要正確,最好表示出明確的信號流向。
6.4在檢查原理圖時(shí),同時(shí)編寫“schematictrackinglist”
6.5在使用ORCAD自帶的功能檢查外,必須按”schematicchecklist”進(jìn)行完整的檢查,并作好記錄,同時(shí)把schematicchecklist上傳到PDM,并把其他的檢查記錄提交給主管檢查和存檔。


7、圖紙的命名
原理圖要求以O(shè)RCAD10.2CIS制作,每個(gè)產(chǎn)品以.DSN為結(jié)尾的文件命名。通常要求以“產(chǎn)品研發(fā)代號+原理圖版本+功能名字或注解+時(shí)間”的方式給原理圖文件命名。如“D23I+VerC+releasePCB+BOM+20040402A.DSN”,其中D23I是研發(fā)代號,VerC代表原理圖版本,ReleasePCB+BOM為原理圖的注解,20040402A表示原理圖最后編輯時(shí)間。



三、原理圖修改
原理圖的修改包括從VerA開始的所有修改動作,也包括從“參考設(shè)計(jì)圖”改造為VerA圖紙時(shí)的修改。任何對原理設(shè)計(jì)的更改,設(shè)計(jì)工程師都要做修改筆記記錄。

1、建立原始原理圖的修改記錄。
設(shè)計(jì)一個(gè)產(chǎn)品時(shí),工程師從CHIPSET廠家(INTEL、SIS、VIA等)拿到最原始的圖紙和資料(DesignGuide,ReferenceDesign,LayoutGuide等),然后修改、整理、革新等。修改的過程實(shí)際上是對原理圖的理解和消化,當(dāng)理解了原理圖的原理和功能,才能在此基礎(chǔ)上修改乃至革新。修改后要做修改筆記,描述修改原因或遇到的問題、修改方案,以及結(jié)果。

2、建立樣品調(diào)試原理圖的修改記錄。
在產(chǎn)品的樣品調(diào)試階段,此時(shí)的修改記錄尤為重要,樣品原理圖的修改是根據(jù)在調(diào)試過程中電路不斷經(jīng)過完善和調(diào)整,原理、功能得到實(shí)踐的驗(yàn)證。工程師在樣品調(diào)試過程要作好完整的記錄筆記,修改筆記要記錄在調(diào)試中所遇到的問題,問題的解決方案,必要時(shí)要有波形圖加以說明。

3、建立小批量生產(chǎn)原理圖修改記錄。
產(chǎn)品在小批量生產(chǎn)階段,會碰到許多的工程問題,同時(shí)也有技術(shù)問題。解決這些問題也需要對電路和對元器件進(jìn)行修改,小批量階段做好修改記錄,對順利進(jìn)行大批量生產(chǎn)起至關(guān)重要的作用。

4、建立大批量生產(chǎn)原理圖的修改記錄。
大批量生產(chǎn)時(shí)應(yīng)注意:元器件的變動和參數(shù)變動要隨時(shí)做修改記錄。
***上述筆記記錄十分重要,是經(jīng)驗(yàn)和教訓(xùn)的積累,是提高設(shè)計(jì)質(zhì)量的有力保證。

5、修改原理圖歷史記錄
對修改部分需要清楚描述更改內(nèi)容和原因。

6、原理圖修改進(jìn)行標(biāo)注
直接在圖紙面注釋,符合前面原理圖標(biāo)注規(guī)則



四、原理圖發(fā)布
1.在布線前,設(shè)計(jì)工程師向CAD提交的原理圖的硬拷貝(PDF檔)和Layout
軟件所需的網(wǎng)表文件。相關(guān)的LayoutGuide必須在此前提交,讓CAD工程師有充裕的時(shí)間熟悉相關(guān)器件的Layout注意點(diǎn);


2.原理圖發(fā)放之前,
必須經(jīng)過審核簽字,沒有經(jīng)過審核簽字的文檔無效。
經(jīng)理或項(xiàng)目負(fù)責(zé)人有責(zé)任對責(zé)任工程師所畫的原理圖進(jìn)行DoubleCheck,從技術(shù)上、原理上以及邏輯關(guān)系上保證原理圖的完整性、正確性,在成品之前預(yù)防設(shè)計(jì)上的疏漏,進(jìn)而保證產(chǎn)品的質(zhì)量,所以原理圖須經(jīng)過相關(guān)負(fù)責(zé)人的審核簽字方能生效。


3.設(shè)計(jì)工程師在RELEASEGERBERFILE的時(shí)候,要
嚴(yán)格保證SCHEMATIC和PCBBRD文件的一致性(網(wǎng)表一致,F(xiàn)ootprint正確)。

4.設(shè)計(jì)工程師在OfficialReleaseSchematic的時(shí)候,
要嚴(yán)格保證與Official電子BOM的一致性(位置、參數(shù)保持明確和一致)。正式OfficialRelease的原理設(shè)計(jì),在研發(fā)部的DCC保存如下內(nèi)容:Ⅰ磁盤文件****.DSN(實(shí)物在Server上保存)Ⅱ****.PDF文件Ⅲ打印出來的文檔。
Ⅳ***.XRF.電子BOM文檔,供工廠生產(chǎn)是ICT工程師使用


五、電子BOM的制作
電子BOM就是產(chǎn)品的物料清單,包括的信息如下:

1.電子BOM所包含的信息內(nèi)容:
1.1.料號(PartNumber):產(chǎn)品有個(gè)料號,構(gòu)成產(chǎn)品的所有料件都有料號。每一種器件必須有一個(gè)料號,一般一個(gè)料號對應(yīng)于一個(gè)生產(chǎn)廠的一個(gè)器件(若不同生產(chǎn)廠的同一種器件用同一料號,則這些器件必須能無條件地互換,即:在儲藏、生產(chǎn)、維修過程中不需專門控制);
1.2.料件的描述(Description):這是一個(gè)對料件的概括描述,比起料號更為直觀;1.3.生產(chǎn)信息(Quantity,PartReference):料件在線路板上的位置,數(shù)量;1.4.采購信息(Secondsource):料件數(shù)量以及相應(yīng)的替代料;1.5.產(chǎn)品信息:在適應(yīng)不同的客戶需求時(shí)需要不同的Option;

2.電子BOM的制作。
用標(biāo)準(zhǔn)化的原理圖可以直接產(chǎn)生料件清單。在OrcadCIS產(chǎn)生電子BOM的設(shè)置中必須設(shè)置PartNumber、Description、Option三項(xiàng)屬性為關(guān)鍵字(KEY),同時(shí)還要添加Side、PartReference、Quantity到輸出項(xiàng)。這樣所產(chǎn)生的Draft電子BOM中就包含了所有電子BOM所信息。工程師必須保證電子BOM中的主板料件的百分百正確性,具體操作以最新的《電子BOM編寫作業(yè)指導(dǎo)》為準(zhǔn)。3設(shè)計(jì)工程師在OfficialRelease電子BOM的時(shí)候,要嚴(yán)格保證OfficialSchematic的一致性(位置、參數(shù)保持明確和一致)。
注:最后的officialrelease電子BOM必須要重新從最終的原理圖中直接生成,然后有DCC整理而成。對于單一source和采購時(shí)間長,困難的器件,必須先通知采購進(jìn)行采購。
原理圖的設(shè)計(jì)必須充分考慮可讀性、便于檢查,檢查需要仔細(xì)、嚴(yán)格。


六、固定電路的實(shí)際要求
1.電路在硬件設(shè)計(jì)上必須充分考慮軟件在真?zhèn)平臺的共用性。最好能實(shí)現(xiàn)一個(gè)BIOS和EC能應(yīng)用在同一個(gè)平臺上所有的項(xiàng)目上。對不同平臺上相同GPIO配置和功能實(shí)現(xiàn),盡量作到能兼容,而不需要軟件更改其配置信息。
2.RTC電路的設(shè)計(jì)
3.功放電路的設(shè)計(jì),
4.PCBMARK的設(shè)計(jì),
5.DEBUGCARD接口的設(shè)計(jì)
6.喚醒電路的設(shè)計(jì)
7.USB端口電路的設(shè)計(jì)
8.LCDVDD電路的設(shè)計(jì)
9.LCDconnector


回復(fù)

使用道具 舉報(bào)

ID:283074 發(fā)表于 2018-4-26 15:45 | 顯示全部樓層
寫的好,贊贊。!
回復(fù)

使用道具 舉報(bào)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

手機(jī)版|小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術(shù)交流QQ群281945664

Powered by 單片機(jī)教程網(wǎng)

快速回復(fù) 返回頂部 返回列表