找回密碼
 立即注冊(cè)

QQ登錄

只需一步,快速開(kāi)始

搜索
查看: 2930|回復(fù): 2
打印 上一主題 下一主題
收起左側(cè)

基于MATLAB的鎖相環(huán)電路設(shè)計(jì)開(kāi)題報(bào)告書與中期檢查表

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
ID:161768 發(fā)表于 2017-8-19 02:25 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
德州學(xué)院畢業(yè)設(shè)計(jì)開(kāi)題報(bào)告書

  
院(系)
  
    物理與電子信息學(xué)院
  
  
  業(yè)
  
      電子信息工程
  
  
   
  
  
李*儂
  
  
學(xué)  號(hào)
  
   201200804044
  
  
設(shè)計(jì)題目
  
  
基于MATLAB的鎖相環(huán)電路設(shè)計(jì)
  
  一、選題目的和意義
  
  鎖相技術(shù)是一項(xiàng)重要的自動(dòng)反饋控制技術(shù),在許多方面得以廣泛應(yīng)用,如通信、導(dǎo)航、廣播與電視通信、儀器儀表測(cè)量、數(shù)字信號(hào)處理及國(guó)防技術(shù)。鎖相環(huán)作為一個(gè)閉環(huán)的自動(dòng)控制系統(tǒng)是一個(gè)非常重要的模塊。在現(xiàn)代集成電路中,它同時(shí)具備自動(dòng)頻率控制和自動(dòng)相位控制兩項(xiàng)技術(shù),在頻率合成、時(shí)鐘恢復(fù)及信號(hào)的調(diào)制解調(diào)等系統(tǒng)有廣泛的應(yīng)用,其輸出時(shí)鐘信號(hào)能自動(dòng)跟蹤外部輸入時(shí)鐘信號(hào)的頻率及相位變化。
  隨著集成電路朝著片上系統(tǒng)方向的發(fā)展,工藝尺寸的不斷縮小,以及芯片面積的不斷增加,從而導(dǎo)致芯片內(nèi)部各模塊間的互連延遲導(dǎo)致信號(hào)延遲的積累的現(xiàn)象愈加明顯,甚至引起由于時(shí)序錯(cuò)誤而導(dǎo)致的電路功能異常。為了解決這一問(wèn)題,論文中設(shè)計(jì)了一款基于集成技術(shù)的快速鎖定的鎖相環(huán)。
  
  二、本選題在國(guó)內(nèi)外的研究現(xiàn)狀和發(fā)展趨勢(shì)
  
  模擬鎖相環(huán)、數(shù);旌偷逆i相環(huán)和純數(shù)字鎖相環(huán)這三種,由于其各自都有優(yōu)點(diǎn),目前這三種鎖相環(huán)井存于實(shí)際的產(chǎn)品,CMOS工藝以其低廉的成本在鎖相環(huán)市場(chǎng)中占有絕對(duì)的優(yōu)勢(shì)。目前高性能的PLL芯片主要集中在一些跨國(guó)公司手中。與國(guó)外大企業(yè)相比,國(guó)內(nèi)只有少數(shù)一些企業(yè)掌握高性能鎖相環(huán)技術(shù)。但是由于我國(guó)集成電路產(chǎn)業(yè)起步較晚與國(guó)外PLL技術(shù)的深厚沉積相比差距十分巨大。
  早期,鎖相環(huán)專門用于高精度儀器中,但是隨著集成電路技術(shù)的發(fā)展,鎖相環(huán)逐步轉(zhuǎn)變?yōu)橛糜趥(gè)人電子產(chǎn)品中。近年來(lái),出現(xiàn)了全數(shù)字鎖相環(huán),它在噪聲抗干擾方面具有很大優(yōu)勢(shì)。盡管鎖相環(huán)技術(shù)經(jīng)歷了數(shù)十年的發(fā)展取得了巨大的成功但是隨著工藝的不
  斷進(jìn)步,隨之產(chǎn)生的很多物理現(xiàn)象和問(wèn)題都沒(méi)有完美的解釋。當(dāng)前鎖相技術(shù)的理淪和應(yīng)用仍然是科技工作者所關(guān)注的焦點(diǎn)之一。
  
  三、課題設(shè)計(jì)方案
  
  1. 查閱相關(guān)資料,搜集并檢索相關(guān)的技術(shù)資料與文獻(xiàn),熟悉鎖相鎖電路的原理;
  2. 查找相關(guān)書籍和教學(xué)視頻,熟練運(yùn)用matlab仿真軟件;
  3. 參考書籍或網(wǎng)絡(luò)資源,設(shè)計(jì)鎖相鎖電路;
  4. 利用protel設(shè)計(jì)電路原理圖;
  5. 對(duì)設(shè)計(jì)的電路原理圖進(jìn)行修改,最終完成設(shè)計(jì);
  
  四、計(jì)劃進(jìn)度安排  
  
  第一階段(第一周至第二周):確定研究課題,進(jìn)行知識(shí)準(zhǔn)備及資料收集,了解并熟悉課題內(nèi)容,了解并安裝相關(guān)軟件工具,寫出開(kāi)題報(bào)告。
  第二階段(第三周至第五周):提出電路設(shè)計(jì)方案,根據(jù)設(shè)計(jì)方案,進(jìn)行論文的大致整合,并寫出中期檢查報(bào)告。
  第三階段(第六周至第十周):繪制電路圖,并對(duì)各部分章節(jié)進(jìn)行整理,經(jīng)進(jìn)一步完善后,形成論文初稿。
  第四階段(第十一周至第十二周):根據(jù)指導(dǎo)意見(jiàn)和建議對(duì)論文進(jìn)行修改和完善后形成論文終稿。
  
  五、主要參考文獻(xiàn)
  
  
組長(zhǎng)簽名:                  
  
      
  


德州學(xué)院畢業(yè)設(shè)計(jì)中期檢查表

院(系):物理與電子信息學(xué)院    專業(yè):電子信息工程                     2016年4月15日
  畢業(yè)設(shè)計(jì)題目:基于MATLAB的鎖相環(huán)電路設(shè)計(jì)
  
  
學(xué)生姓名
  
  
李*儂
  
  
學(xué)  號(hào)
  
  
201200804044
  
  
指導(dǎo)教師
  
  
張晨
  
  
職  稱
  
  
講師
  
  計(jì)劃完成時(shí)間: 2016520
  
  畢業(yè)設(shè)計(jì)的進(jìn)度計(jì)劃:
  第一階段(第一周至第二周):確定研究課題,進(jìn)行知識(shí)準(zhǔn)備及資料收集,了解并熟悉課題內(nèi)容,了解并安裝相關(guān)軟件工具,寫出開(kāi)題報(bào)告。
  第二階段(第三周至第五周):提出電路設(shè)計(jì)方案,根據(jù)設(shè)計(jì)方案,進(jìn)行論文的大致整合,并寫出中期檢查報(bào)告。
  第三階段(第六周至第十周):繪制電路圖,并對(duì)各部分章節(jié)進(jìn)行整理,經(jīng)進(jìn)一步完善后,形成論文初稿。
  第四階段(第十一周至第十二周):根據(jù)指導(dǎo)意見(jiàn)和建議對(duì)論文進(jìn)行修改和完善后形成論文終稿。
  
  完成情況:
  學(xué)習(xí)了基于集成技術(shù)的快速鎖定鎖的有關(guān)知識(shí),基本了解了鎖定鎖運(yùn)行原理及電路主要組成部分。熟悉了怎樣完整的完成一個(gè)項(xiàng)目的制作
  
  指導(dǎo)教師評(píng)議
  
  
  
  
         評(píng)議人:
  
  
  備注:
  




完整論文下載(word格式 可編輯):
http://www.torrancerestoration.com/bbs/dpj-86756-1.html


分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復(fù)

使用道具 舉報(bào)

本版積分規(guī)則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術(shù)交流QQ群281945664

Powered by 單片機(jī)教程網(wǎng)

快速回復(fù) 返回頂部 返回列表