找回密碼
 立即注冊(cè)

QQ登錄

只需一步,快速開(kāi)始

搜索
查看: 3193|回復(fù): 0
打印 上一主題 下一主題
收起左側(cè)

fpga常用功能代碼分享

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
ID:253883 發(fā)表于 2017-12-3 10:45 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
eda的代碼
一、多路選擇器
1二選一

modulemux21 (a,b,s,y);

               input a,b,s;
                    output y;
         
         
                       assign y = s ? a : b;
endmodule



2四選一

modulemux41(a,b,c,d,sel,y);

                 input a,b,c,d;
                      input [1:0]sel;
                      output y;
                      reg y;
                    always@(*)
                          begin
                         case (sel)
                        2'b00:y<=a;
                             2'b01:y<=b;
                             2'b10:y<=c;
                             2'b11:y<=d;
                             default:y<=a;
                             endcase
                              end
                      Endmodule
四選一測(cè)試代碼
`timescale 1ns/1ns
`define period_clk 20
module mux41_tb;


reg a,b,c,d;
reg[1:0] sel;
wire  y;

mux41 mux41_0(
     .a(a),
                  .b(b),
                  .c(c),
                  .d(d),
                  .sel(sel),
                  .y(y)

);

initial begin
   a=0;
          b=0;
          c=0;
          d=0;
          sel=0;
          #(`period_clk*100)
          $stoop;
          end
          always #(`period_clk)  a=~a;
          always #(`period_clk*5)  b=~a;
          always #(`period_clk*10)  c=~a;
   always #(`period_clk*15)  d=~a;
          always #(`period_clk*30)  sel=sel +1;
         
          endmodule
         
二、D觸發(fā)器
   module DFF1(CLK,D,Q);        
  output Q ;
input  CLK,D ;
reg Q ;
always@(posedge CLK)   
   Q <=D;            
endmodule  
電平觸發(fā)型鎖存器
moduleLATCH1 (CLK,D,Q);
   output  Q;
   input  CLK,D;
   reg Q;
   always@ (D or CLK)
   if(CLK) Q<=D;
endmodule




含異步復(fù)位/時(shí)鐘使能型觸發(fā)器

module DFF2(CLK,D,Q,RST,EN);            
      output  Q;
input   CLK,D,RST,EN;
reg     Q;
      always@(posedge CLK or negedge RST)
begin
             if (!RST) Q<=0;                 
else if (EN) Q<=D;                 
     end                                 
endmodule  

完整的Word格式文檔51黑下載地址(共27頁(yè)):
fpga代碼(1).doc (210 KB, 下載次數(shù): 21)


分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復(fù)

使用道具 舉報(bào)

本版積分規(guī)則

手機(jī)版|小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術(shù)交流QQ群281945664

Powered by 單片機(jī)教程網(wǎng)

快速回復(fù) 返回頂部 返回列表