找回密碼
 立即注冊(cè)

QQ登錄

只需一步,快速開始

搜索
查看: 2714|回復(fù): 0
打印 上一主題 下一主題
收起左側(cè)

FPGA芯片管腳解釋

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
ID:104287 發(fā)表于 2016-1-30 04:32 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
用戶I/O不用解釋了。
配置管腳:
MSEL[1:0] 用于選擇配置模式,比如AS、PS等。
DATA0 FPGA串行數(shù)據(jù)輸入,連接到配置器件的串行數(shù)據(jù)輸出管腳。
DCLK FPGA串行時(shí)鐘輸出,為配置器件提供串行時(shí)鐘。
nCSO(I/O)FPGA片選信號(hào)輸出,連接到配置器件的nCS管腳。
ASDO(I/O)FPGA串行數(shù)據(jù)輸出,連接到配置器件的ASDI管腳。
nCEO 下載鏈期間始能輸出。在一條下載鏈中,當(dāng)?shù)谝粋(gè)器件配置完成后,此信號(hào)將始能下一個(gè)器件開始進(jìn)行配置。下載鏈上最后一個(gè)器件的nCEO懸空。
nCE 下載鏈器件始能輸入,連接到上一個(gè)器件的nCEO,下載鏈的最后一個(gè)器件nCE接地。
nCNFIG 用戶模式配置起始信號(hào)。
nSTATUS 配置狀態(tài)信號(hào)。
CONF_DONE 配置結(jié)束信號(hào)。
電源管腳:
VCCINT 內(nèi)核電壓。130nm為1.5V,90nm為1.2V
VCCIO 端口電壓。一般為3.3V,還可以支持多種電壓,5V、1.8V、1.5V
VREF 參考電壓
GND 信號(hào)地
                          
時(shí)鐘管腳:
VCC_PLL PLL管腳電壓,直接連VCCIO
VCCA_PLL  PLL模擬電壓,截止通過(guò)濾波器接到VCCINT上
GNDA_PLL  PLL模擬地
GNDD_PLL  PLL數(shù)字地
CLK[n]  PLL時(shí)鐘輸入
PLL[n]_OUT  PLL時(shí)鐘輸出
特殊管腳:
VCCPD 用于尋則驅(qū)動(dòng)
VCCSEL 用于控制配置管腳和PLL相關(guān)的輸入緩沖電壓
PROSEL 上電復(fù)位選項(xiàng)
NIOPULLUP 用于控制配置時(shí)所使用的用戶I/O的內(nèi)部上拉電阻是否工作
TEMPDIODEN 用于關(guān)聯(lián)溫度敏感二極管

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復(fù)

使用道具 舉報(bào)

本版積分規(guī)則

手機(jī)版|小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術(shù)交流QQ群281945664

Powered by 單片機(jī)教程網(wǎng)

快速回復(fù) 返回頂部 返回列表