找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 5015|回復(fù): 1
收起左側(cè)

FPGA流水燈代碼—從零開始

[復(fù)制鏈接]
ID:128229 發(fā)表于 2016-6-29 14:53 | 顯示全部樓層 |閱讀模式
測試一個簡單的流水燈代碼,但怎么都仿真不出來,糾結(jié)半天終于找到問題所在,以下總結(jié):
1.例化子模塊時信號不完整,這次是缺少了led使能信號,傷不起;
2.vector wavform file文件仿真時,應(yīng)該是clk單位(周期)盡量設(shè)置大一些,比如以幾十ps或us為周期,切忌以1ps為周期,會產(chǎn)生時鐘約束問題,時鐘約束會在后續(xù)筆記中介紹;
今天不知怎么的,打字時光標會自動漂移,改天再說吧。
推薦Bingo大大的《從零開始走進 FPGA 世界》
問題一:如何用verilog語言實現(xiàn)RSTn接VCC的

解決方法:
在top_module.v中,
把module top_module
(
    CLK, RSTn, LED
);中的RSTn去掉,因為上圖中的RSTn實際上已經(jīng)不是輸入了,而是模塊內(nèi)部wire
input RSTn;改為wire RSTn
再添加語句:assign RSTn =1'b1;


回復(fù)

使用道具 舉報

ID:127965 發(fā)表于 2016-7-3 16:09 | 顯示全部樓層
直接 寫他的復(fù)位為1'b1不行嗎
回復(fù)

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術(shù)交流QQ群281945664

Powered by 單片機教程網(wǎng)

快速回復(fù) 返回頂部 返回列表