專注電子技術(shù)學(xué)習(xí)與研究
當(dāng)前位置:單片機(jī)教程網(wǎng) >> MCU設(shè)計(jì)實(shí)例 >> 瀏覽文章

異步與同步清零Verilog hdl表達(dá)程序

作者:佚名   來(lái)源:本站原創(chuàng)   點(diǎn)擊數(shù):  更新時(shí)間:2014年01月19日   【字體:

帶異步清0、異步置1 的D 觸發(fā)器
module DFF1(q,qn,d,clk,set,reset);
input d,clk,set,reset;
output q,qn;
reg q,qn;
always @(posedge clk or negedge set or negedge reset)
begin
if (!reset) begin
q <= 0; //異步清0,低電平有效
qn <= 1;
end
else if (!set) begin
q <= 1; //異步置1,低電平有效
qn <= 0;
end
else begin
q <= d;
qn <= ~d;
end
end
endmodule
 
帶同步清0、同步置1 的D 觸發(fā)器
module DFF2(q,qn,d,clk,set,reset);
input d,clk,set,reset;
output q,qn;
reg q,qn;
always @(posedge clk)
begin
if (reset) begin
q <= 0; qn <= 1; //同步清0,高電平有效
end
else if (set) begin
q <=1; qn <=0; //同步置1,高電平有效
end
else begin
q <= d; qn <= ~d;
end
end
endmodule
 
異步清零:
always@(posedge clk or negedge rst )
begin
    if(!rst)  out <= 0;
    else
    begin  ·················································
    end
end
 
同步清零:
always@(posedge clk)
begin
    if(!rst)  out <= 0;
    else
    begin  ·················································
    end
end

關(guān)閉窗口

相關(guān)文章